Статья посвящена разработке методики описания диаграммы направленности рупорной антенны в виде взвешенного графа. Автоматизированные методы испытаний радиоэлектронных средств становятся все более важными в контексте быстрого развития электроники и автоматизации производства. Традиционные подходы к тестированию часто не могут обеспечить необходимую «точность-скорость», подчеркивая необходимость в новых методах. В предлагаемой статье рассматриваются различные методики анализа диаграмм направленности, включая современные подходы, такие как голография и апертурно-зондовые методы. В статье рассматривается вопрос, связанный с отсутствием автоматизированных комплексов для тестирования продукции радиоэлектронной борьбы, предназначенной для использования в авиации. Для решения этого вопроса авторы предлагают методику преобразования функции, описывающей диаграмму направленности
рупорной антенны, во взвешенный граф. Дополнительно обсуждается восстановление трехмерного образа диаграммы направленности из двумерных срезов, а также подробно описаны методы определения ослабления сигнала при отсутствии согласованной ориентации антенн. По полученным и графически представленным распределениям видна высокая информационная значимость весов ребер, отличающихся от единицы по абсолютной величине более, чем на 0,1, что позволит с высокой вероятностью идентифицировать значение функции F(θ, φ), которая описывает диаграмму направленности, а значит, определить текущую ориентацию антенны. В заключение отмечено, что полученное представление нормированной диаграммы направленности
рупорной антенны в виде ориентированного графа, который задается в виде совокупности нескольких матриц весов. Каждая матрица характеризуется распределением значений, которые для разных антенн могут быть различными.
В данной статье рассматривается актуальная тема разработки и интеграции 8-разрядного RISC микропроцессора в программируемые логические интегральные схемы, совместимого с существующими микропроцессорами, например, семейства PIC. Основное внимание уделяется созданию микропроцессора, который не только соответствует требованиям современной микроэлектроники в плане энергопотребления и эффективности, но также предлагает удобные инструменты для компиляции и отладки. Авторы детально описывают методологию проектирования программного ядра микропроцессора на языке Verilog, основные принципы разработки микропроцессорных ядер для программируемых логических интегральных схем, а также подходы к синхронизации данных и интеграции периферийных устройств. Статья также включает
в себя описание архитектуры микропроцессора, его ключевых компонентов и функциональной схемы.
Представленные результаты демонстрируют преимущества интеграции микропроцессора в программируемую логическую интегральную схему, такие как возможность создания специализированных команд и систем на кристалле, гибкость в конфигурации периферии и упрощение процесса программирования. Обсуждение результатов подчеркивает перспективность использования разработанного микропроцессорного ядра в
различных областях, таких как встраиваемые системы, цифровое управление питанием и вычислительные синтезаторы. В заключение статьи приведены основные выводы по работе.